Marinta, Heppy - 013310120 (2007) IMPLEMENTASI MODUL PRAKTIKUM RANGKAIAN DIGITAL “UNTAI PENJUMLAHAN DAN PENGURANGAN”. Diploma thesis, STMIK AKAKOM Yogyakarta.
Text
kata pengantar.doc - Published Version Download (190kB) |
|
Text
bab I.doc - Published Version Download (46kB) |
|
Text
BAB II.doc - Published Version Download (150kB) |
|
Text
BAB III.doc - Published Version Restricted to Repository staff only Download (282kB) |
|
Text
BAB IV.doc - Published Version Restricted to Repository staff only Download (115kB) |
|
Text
BAB V.doc - Published Version Download (29kB) |
|
Text
daftar Pustaka.doc - Published Version Download (27kB) |
Abstract
Pada penulisan laporan tugas akhir yang berjudul, Implementasi Modul Praktikum Rangkaian Digital “Untai Penjumlahan dan Pengurangan” ini, didalamnya membahas mengenai sistem operasi penjumlahan dan pengurangan bagi bilangan biner, khususnya operasi penjumlahan dan pengurangan tak bertanda yang nantinya akan dioperasikan oleh alat “Untai penjumlahan dan pengurangan”. Pada alat “Untai penjumlahan dan pengurangan” ini, penulis membaginya menjadi 2 blok rangkaian, blok rangkaian yang pertama adalah blok rangkaian utama dan kedua adalah blok rangkaian pendukung. Pada blok pertama yaitu blok rangkaian utama, blok rangkaian utama dari alat ini terdiri atas tiga rangkaian, ketiga rangkaian tersebut adalah rangkaian yang akan menjalankan sistem operasi aritmetik yang menjadi operasi utama yang akan dioperasikan alat ini. Ketiga rangkaian yang terdapat pada blok rangkaian utama tersebut adalah rangkaian Half adder, rangkaian Full adder, dan rangkaian penjumlahan dan pengurangan 8-bit. Blok rangkaian kedua dari alat ini adalah blok rangkaian pendukung. Blok rangkaian pendukung terdiri atas 2 buah rangkaian, rangkaian yang pertama adalah rangkaian input dan yang kedua adalah rangkaian output. Pada rangkaian yang pertama yaitu rangkaian input, rangkaian input ini akan memberikan masukan kepada blok rangkaian utama, masukan yang diberikan dari rangkaian ini adalah berupa kondisi masukan yang dapat ditentukan dari saklar masukan yang terdapat pada rangkaian input ini. Saklar masukan akan menentukan kondisi masukan yang akan diberikan oleh rangkaian input kepada rangkaian utama. Masukan pada rangkaian ini terdapat 2 kondisi, kondisi masukan masukan bernilai tinggi atau 1, dan kondisi masukan bernilai rendah atau 0. Rangkaian ini dibentuk untuk mampu memberikan input dalam bentuk kodisi logika bernilai 1 dan 0. Pada rangkaian input ini terdiri atas 16-bit masukan yang artinya, rangkaian ini akan mampu memberikan 2 buah
Item Type: | Thesis (Diploma) |
---|---|
Additional Information: | Pembimbing : Totok Budioko, S.T., M.T. |
Subjects: | A Karya Umum (General) > Ilmu Komputer (Computer Science) > Program Aplikasi |
Divisions: | Jenjang Diploma Tiga > Teknik Komputer (Computer Engineering) |
Depositing User: | V Sudarmi |
Date Deposited: | 24 Jan 2018 08:04 |
Last Modified: | 24 Jan 2018 08:04 |
URI: | http://eprints.akakom.ac.id/id/eprint/6623 |
Actions (login required)
View Item |